Mostrar el registro sencillo del ítem
Controlador de capa de enlace IEEE-1394 sobre FPGA
dc.contributor.author | Medina Miguel, Ernesto | |
dc.contributor.advisor | Leizán González, Ing. María Manuela | |
dc.contributor.advisor | Suárez León, M.Sc. Ing. Alexander Alexeis | |
dc.date.accessioned | 2025-04-03T14:41:52Z | |
dc.date.available | 2025-04-03T14:41:52Z | |
dc.date.issued | 2015 | |
dc.identifier.uri | http://repositorio.uo.edu.cu/handle/123456789/1889 | |
dc.description.abstract | En el presente trabajo se realizó el diseño e implementación de un Controlador de Capa de Enlace IEEE-1394 soportado en FPGA descrita en el lenguaje de descripción de hardware VHDL. El diseño permite la recepción de paquetes de datos asíncronos e isócronos y la trasmisión de paquetes de datos asíncronos a velocidades de 100, 200 y 400 Mbps, el cálculo y chequeo del CRC en transmisión y recepción con un módulo CRC que soporta las velocidades de transmisión, envío de paquetes de confirmación de recepción y análisis automático de paquetes de capa física (PHY packets). El diseño está compuesto por los siguientes bloques funcionales: Transmisor, Receptor, Control de ciclo, Temporizador de ciclo, Cálculo de CRC, Interfaz PHY-LINK, Interfaz con microprocesador. El controlador de capa de enlace implementa los servicios de solicitud de datos y de control, confirmación de datos y de control e indicación de inicio de ciclo isócrono. La interfaz con el microprocesador se implementó mediante el Bus Wishbone, el cual posee una arquitectura Maestro/Esclavo. | es_ES |
dc.description.abstract | In this work it was made the design and implementation of an IEEE-1934 link layer controller supported on FPGA which is described in the hardware description language VHDL. The design allows the reception of isochronous and asynchronous data packets and also the transmission of asynchronous data packets to a speed of 100, 200 and 400 Mbps, calculation and checking of the CRC in order to transmit and receive a CRC module that supports the transmission speeds, sending of reception acknowledge packets and automatic analysis of physical layer packets (PHY packets). The design is composed of the following functional blocks: transmitter, receiver, cycle control, cycle timer, CRC calculation, PHY-LINK interface, and interface with the microprocessor. The link layer controller implements the services of control and data request, data and control confirmation and indication of isochronous cycle start. The interface with the microprocessor was made through Bus Wishbone which possesses Master/Slave architecture. | es_ES |
dc.description.sponsorship | Este documento es Propiedad Patrimonial de la Universidad de Oriente de Santiago de Cuba. Los autores conservan los derechos morales que como tal le son reconocidos por la Legislación vigente sobre Derecho de Autor. Los distintos Usuarios podrán copiar, distribuir, comunicar públicamente la obra y hacer obras derivadas; bajo las condiciones siguientes: 1. Reconocer y citar al autor original 2. No utilizar la obra con fines comerciales 3. No realizar modificación alguna a la obra 4. Compartir aquellos productos resultado del uso de la obra bajo la misma licencia de esta 5. Los Usuarios pueden reutilizar los metadatos en cualquier medio sin autorización previa, siempre que los propósitos de su utilización sean sin ánimo de lucro y se provea el Identificador OAI, un enlace al registro de metadatos original, o se haga referencia al repositorio de donde han sido extraídos Todo lo anterior está en correspondencia con las legislaciones vigentes sobre Derecho de Autor. | es_ES |
dc.language.iso | es | es_ES |
dc.publisher | Facultad de Ingeniería Eléctrica. Departamento de Telecomunicaciones. Universidad de Oriente. Cuba | es_ES |
dc.rights | Atribución-NoComercial-SinDerivadas 3.0 España | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/es/ | * |
dc.subject | BUS WISHBONE | es_ES |
dc.subject | CAPA DE ENLACE | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | IEEE-1394 | es_ES |
dc.subject | WISHBONE BUS | es_ES |
dc.subject | LINK LAYER | es_ES |
dc.title | Controlador de capa de enlace IEEE-1394 sobre FPGA | es_ES |
dc.title.alternative | IEEE-1394 Link Layer Controller over FPGA | es_ES |
dc.type | Tesis | es_ES |