Mostrar el registro sencillo del ítem
Sistema de almacenamiento de datos para protocolo IEEE-1394 sobre FPGA
dc.contributor.author | Bello Vila, Carlos Enrique | |
dc.contributor.advisor | Suárez León, M.Sc. Ing. Alexander A. | |
dc.date.accessioned | 2025-04-22T14:49:33Z | |
dc.date.available | 2025-04-22T14:49:33Z | |
dc.date.issued | 2015 | |
dc.identifier.uri | http://repositorio.uo.edu.cu/handle/123456789/1923 | |
dc.description.abstract | En el presente trabajo se muestra la propuesta de una arquitectura de nodo IEEE-1394 a partir de un sistema en un Chip (SoC) embebido en una FPGA (Arreglos Programables de Campos de Compuertas) para almacenar datos en tiempo real en un dispositivo de almacenamiento masivo de datos IDE (del inglés Integrated Device Electronics). En el sistema propuesto se emplea la arquitectura de interconexión on– chip Wishbone que es una propuesta de interfaz de uso general que define un estándar de intercambio de datos entre módulos IP, el cual se caracteriza por su simplicidad y flexibilidad. El objetivo es generar una arquitectura de nodo IEEE-1394 escalable y flexible. Se detallan las características principales del protocolo IEEE–1394, la interfaz IDE, la propuesta de arquitectura del SoC Plasma-Wishbone y se describen los aspectos fundamentales del bus a implementar y la tarjeta de desarrollo a emplear. | es_ES |
dc.description.abstract | The present work shows the development of a new IEEE-1394 node architecture based on an embedded FPGA (Field Programmable Gate Array) System on Chip to acquire and store data in real time on a massive storage data device IDE (Integrated Device Electronics). The system has been built using Wishbone SoC interconnection architecture, Wishbone is a general purpose interface that defines a standard for data exchange between IP modules, which it’s characterized by simplicity and flexibility. The goal is to generate scalable & flexible IEEE – 1394 node architecture. The document details the main features of IEEE – 1394 protocol, the IDE interface and the proposed SoC Plasma-Wishbone architecture. Finally, a description of both, the bus architecture and the development kit are also included. | es_ES |
dc.description.sponsorship | Este documento es Propiedad Patrimonial de la Universidad de Oriente de Santiago de Cuba. Los autores conservan los derechos morales que como tal le son reconocidos por la Legislación vigente sobre Derecho de Autor. Los distintos Usuarios podrán copiar, distribuir, comunicar públicamente la obra y hacer obras derivadas; bajo las condiciones siguientes: 1. Reconocer y citar al autor original 2. No utilizar la obra con fines comerciales 3. No realizar modificación alguna a la obra 4. Compartir aquellos productos resultado del uso de la obra bajo la misma licencia de esta 5. Los Usuarios pueden reutilizar los metadatos en cualquier medio sin autorización previa, siempre que los propósitos de su utilización sean sin ánimo de lucro y se provea el Identificador OAI, un enlace al registro de metadatos original, o se haga referencia al repositorio de donde han sido extraídos Todo lo anterior está en correspondencia con las legislaciones vigentes sobre Derecho de Autor. | es_ES |
dc.language.iso | es | es_ES |
dc.publisher | Facultad de Ingeniería Eléctrica. Departamento de Telecomunicaciones. Universidad de Oriente. Cuba | es_ES |
dc.rights | Atribución-NoComercial-SinDerivadas 3.0 España | * |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/3.0/es/ | * |
dc.subject | IDE | es_ES |
dc.subject | IEEE – 1394 | es_ES |
dc.subject | FPGA | es_ES |
dc.subject | SOC | es_ES |
dc.subject | WISHBONE | es_ES |
dc.subject | SDI | es_ES |
dc.subject | S.O.C. | es_ES |
dc.title | Sistema de almacenamiento de datos para protocolo IEEE-1394 sobre FPGA | es_ES |
dc.title.alternative | Data storage system for IEEE-1394 protocol on FPGA | es_ES |
dc.type | Tesis | es_ES |